电子电路网,电子制作,电路图 首页

当前位置:主页 > 通信电路 > 通信综合 >
差分跳频信号最佳接收机设计,366电子电路网网站提供各种电子电路,电子电路图,电子原理图,IC资料,技术文章,免费下载等资料,是广大电子工程师所喜爱电子资料网站。

差分跳频信号最佳接收机设计

2.1 差分跳频信号最佳接收机实现方法
根据差分跳频的原理可以将接收机划为差分跳频信号解跳器和最大似然序列检测器两部分[3,4],如图2所示。


例如对一个频率间隔为5 kHz,每跳频率驻留时间为1s/5 000 跳=200us的差分跳频系统,跳频信号的解跳是在收端建立同步后,采用窗口傅里叶变换对每跳时间内信号进行频域分析,取能量最大的频率为当前跳的输出频率Fn,其性能相当于普通的N进制正交信号非相干检测[3],其原理框图如图3所示。图中,Es为单位符号的能量,Ts为跳频时隙长度。设发射信号为

接收信号。解跳器根据各个判决变量的大小选择其中的最大者作为输出,从而检测出当前跳的频率。
由于差分跳频信号有记忆,即前后频率具有相关性,则可以对跳频信号解跳器输出跳频频率序列进行最大似然序列检测。

差分跳频信号最佳接收机设计

关键字: [错误报告] [推荐] [收藏] [打印] [关闭] [返回顶部]